Entwurf von LVDS-I/O-Zellen für 1.25 Gb/s in einer 0.35 µm CMOS-Technologie

Conference: ANALOG '06 - 9. ITG/GMM-Fachtagung
09/27/2006 - 09/29/2006 at Dresden, Germany

Proceedings: ANALOG '06

Pages: 6Language: germanTyp: PDF

Personal VDE Members are entitled to a 10% discount on this title

Authors:
Reckziegel, Sven; Bunk, Gerd; Vogel, Uwe (Fraunhofer Institut Photonische Mikrosysteme (IPMS), Dresden, Germany)

Abstract:
LVDS hat sich zu einem weit verbreiteten Schnittstellen-Standard für serielle Datenübertragung bis zu einigen Gbit/s entwickelt. Der momentan größte Einsatz der LVDS Technologie liegt im FPGA/ASIC-Design sowie bei Schnittstellen für Flachbildschirme (FPD-Link) und Computerperipherie (S-ATA, Ultra-SCSI). Dieser Bericht beschreibt Schaltungsstrukturen von LVDS-I/O-Zellen und die Grenzen der Implementierung in eine kostengünstige 0.35 µm CMOS-Technologie für eine Übertragungsrate bis 1.25 Gbit/s.