Entwurf, Modellierung und Simulation von stromsparenden Phasenregelkreisen für integrierte 868 MHz-Funktransmitter in CMOS-Technologie

Conference: ANALOG '11 - 12. GMM/ITG-Fachtagung
11/07/2011 - 11/09/2011 at Erlangen, Deutschland

Proceedings: ANALOG '11

Pages: 6Language: germanTyp: PDF

Personal VDE Members are entitled to a 10% discount on this title

Authors:
Thönes, Thomas; Milosiu, Heinrich; Oehler, Frank (Fraunhofer IIS, Erlangen, Deutschland)
Thielecke, Jörn (LIKE FAU-Erlangen, Erlangen, Deutschland)

Abstract:
In dieser Veröffentlichung wird die Entwurfsmethodik für einen integrierten Phasenregelkreis in CMOS-Technologie für Funksysteme vorgestellt. In einem Top-Down-Entwurfsprozess werden zunächst die Anforderungen formuliert und die Parameter der Regelschleife berechnet. Unter Verwendung der Modellierungssprache Verilog-A wird dann das Verhalten der Schaltung simuliert und verifiziert und diese dann im Anschluss auf Transistorebene implementiert. Die gewonnenen Erkenntnisse stellen die Grundlage für weitere Untersuchungen zu stromsparenden Übertragungskonzepten für OOK (On-off keying)-modulierte Sender dar.