Verlustmodellierung und Effizienzoptimierung einer hart schaltenden, netzfreundlichen Pulsgleichrichterstufe (PFC)

Conference: Internationaler ETG-Kongress 2013 – Energieversorgung auf dem Weg nach 2050 - Symposium 1: Security in Critical Infrastructures Today
11/05/2013 - 11/06/2013 at Berlin, Deutschland

Proceedings: Internationaler ETG-Kongress 2013 – Energieversorgung auf dem Weg nach 2050

Pages: 6Language: germanTyp: PDF

Personal VDE Members are entitled to a 10% discount on this title

Authors:
Bolte, Sven; Baurichter, Jan; Henkenius, Carsten; Fröhleke, Norbert; Böcker, Joachim (Fachgebiet Leistungselektronik und Elektrische Antriebstechnik, Universität Paderborn, 33098 Paderborn, Deutschland)
Figge, Heiko (DELTA Energy Systems GmbH, 59494 Soest, Deutschland)

Abstract:
Die sogenannte Totem-Pole-Topologie stellt eine kostengünstige und elektrisch hocheffiziente Schaltungstopologie für die netzfreundliche Gleichrichterstufe eines On-Board Ladegerätes dar. Die Verfügbarkeit von Siliziumkarbid MOS-FETs ermöglicht erstmals den stromkontinuierlichen Betrieb dieser Schaltungstopologie. In diesem Beitrag wird die Verlustmodellierung einer hart schaltenden, netzfreundlichen Pulsgleichrichterstufe in Totem-Pole-Topologie und die Optimierung der PFC-Drossel vorgestellt.