Applikationsspezifische Zuverlässigkeitsbewertung von Multiprocessor Systems-on-Chip auf Systemebene

Conference: Zuverlässigkeit und Entwurf - 1. GMM/GI/ITG-Fachtagung
03/26/2007 - 03/28/2007 at München

Proceedings: Zuverlässigkeit und Entwurf

Pages: 2Language: germanTyp: PDF

Personal VDE Members are entitled to a 10% discount on this title

Authors:
Sander, Björn; Bringmann, Oliver; Schönwald, Timo; Schnerr, Jürgen; Rosenstiel, Wolfgang (Forschungszentrum Informatik (FZI), Haid-und-Neu-Str. 10-14, 76131 Karlsruhe)
Rosenstiel, Wolfgang (Universität Tübingen, Sand 13, 72076 Tübingen)

Abstract:
In dieser Arbeit wird ein Ansatz vorgestellt, mit dem die Zuverlässigkeit von Multiprocessor Systemson- Chip (MPSoCs) in Bezug auf Alterungsfehler als neuer Entwurfsparameter im Spannungsfeld von Verlustleistung, Performanz und Fläche auf Systemebene – unter Berücksichtigung einer gegebenen Applikation – analysiert werden kann. Neben den Auswirkungen des Power Managements kann der Einfluss der Platzierung und vorhandener Redundanzen untersucht werden.