Ein Platzier- und Verdrahtungsalgorithmus für Optische Networks-on-Chip zur Minimierung der Einfügedämpfung

Conference: edaWorkshop 14 - Tagungsband
05/13/2014 - 05/14/2014 at Hannover, Germany

Proceedings: edaWorkshop 14

Pages: 6Language: germanTyp: PDF

Personal VDE Members are entitled to a 10% discount on this title

Authors:
Boos, Anja; Schlichtmann, Ulf (Technische Universität München, München, Deutschland)
Ramini, Luca; Bertozzi, Davide (University of Ferrara, Italien)

Abstract:
Optische Networks-on-Chip (ONoCs) sind eine vielversprechende Möglichkeit die Leistung und Bandbreite in zukünftigen integrierten Mehrkernsystemen zu erhöhen. Um verschiedene Topologien von ONoCs miteinander vergleichen zu können wird ein physikalisches Layout benötigt. In dieser Arbeit stellen wir ein schnelles, automatisiertes Platzier- und Verdrahtungsvefahren für ONoCs vor und wenden es auf die bekanntesten Wavelength-Routed ONoC Topologien an. Verglichen mit bereits publizierten Handlayouts der gleichen Topologien können wir mit unserem Algorithmus die Einfügedämpfung um bis zu 99,3 % verringern.