Entwurf, Modellierung und Simulation von stromsparenden Phasenregelkreisen für integrierte 868 MHz-Funktransmitter in CMOS-Technologie

Konferenz: ANALOG '11 - 12. GMM/ITG-Fachtagung
07.11.2011 - 09.11.2011 in Erlangen, Deutschland

Tagungsband: ANALOG '11

Seiten: 6Sprache: DeutschTyp: PDF

Persönliche VDE-Mitglieder erhalten auf diesen Artikel 10% Rabatt

Autoren:
Thönes, Thomas; Milosiu, Heinrich; Oehler, Frank (Fraunhofer IIS, Erlangen, Deutschland)
Thielecke, Jörn (LIKE FAU-Erlangen, Erlangen, Deutschland)

Inhalt:
In dieser Veröffentlichung wird die Entwurfsmethodik für einen integrierten Phasenregelkreis in CMOS-Technologie für Funksysteme vorgestellt. In einem Top-Down-Entwurfsprozess werden zunächst die Anforderungen formuliert und die Parameter der Regelschleife berechnet. Unter Verwendung der Modellierungssprache Verilog-A wird dann das Verhalten der Schaltung simuliert und verifiziert und diese dann im Anschluss auf Transistorebene implementiert. Die gewonnenen Erkenntnisse stellen die Grundlage für weitere Untersuchungen zu stromsparenden Übertragungskonzepten für OOK (On-off keying)-modulierte Sender dar.