Modellierung und Evaluierung von Standardzellen in FinFET-Technologie

Konferenz: Zuverlässigkeit und Entwurf - 7. ITG/GI/GMM-Fachtagung
24.09.2013 - 26.09.2013 in Dresden, Deutschland

Tagungsband: Zuverlässigkeit und Entwurf

Seiten: 8Sprache: DeutschTyp: PDF

Persönliche VDE-Mitglieder erhalten auf diesen Artikel 10% Rabatt

Autoren:
Kleeberger, Veit B.; Gräb, Helmut; Schlichtmann, Ulf (Lehrstuhl für Entwurfsautomatisierung, Technische Universität München, 80333 München, Deutschland)

Inhalt:
Mit zunehmender Integrationsdichte wird es immer schwieriger, zuverlässige Schaltungen zu fertigen. Frühzeitige Technologie- und Entwurfsexploration kann helfen, Variationsquellen und deren Einfluss auf Schaltungseigenschaften zu bewerten. Mit jeder neuen Technologiegeneration müssen Basisblöcke der Schaltung neu dimensioniert werden, um diese optimal an die gegebene Technologie anzupassen. Diese Arbeit stellt hierfür einen Ansatz vor, welcher in der Lage ist, die optimale Dimensionierung solcher Schaltungsblöcke unter dem Einfluss von Prozessvariation zu bestimmen. Anschließend wird damit der Einfluss von Skalierung und Prozessvariation in zukünftigen FinFET-basierten Technologien bewertet.