Applikationsspezifische Zuverlässigkeitsbewertung von Multiprocessor Systems-on-Chip auf Systemebene

Konferenz: Zuverlässigkeit und Entwurf - 1. GMM/GI/ITG-Fachtagung
26.03.2007 - 28.03.2007 in München

Tagungsband: Zuverlässigkeit und Entwurf

Seiten: 2Sprache: DeutschTyp: PDF

Persönliche VDE-Mitglieder erhalten auf diesen Artikel 10% Rabatt

Autoren:
Sander, Björn; Bringmann, Oliver; Schönwald, Timo; Schnerr, Jürgen; Rosenstiel, Wolfgang (Forschungszentrum Informatik (FZI), Haid-und-Neu-Str. 10-14, 76131 Karlsruhe)
Rosenstiel, Wolfgang (Universität Tübingen, Sand 13, 72076 Tübingen)

Inhalt:
In dieser Arbeit wird ein Ansatz vorgestellt, mit dem die Zuverlässigkeit von Multiprocessor Systemson- Chip (MPSoCs) in Bezug auf Alterungsfehler als neuer Entwurfsparameter im Spannungsfeld von Verlustleistung, Performanz und Fläche auf Systemebene – unter Berücksichtigung einer gegebenen Applikation – analysiert werden kann. Neben den Auswirkungen des Power Managements kann der Einfluss der Platzierung und vorhandener Redundanzen untersucht werden.